華為麒麟1020:每平方毫米1.713億個晶體管

發(fā)布時間:2019-12-17 08:24:10  |  來源:快科技  

高通驍龍865發(fā)布了,性能輕取安卓陣營桂冠,而善于打時間差的華為下一代麒麟旗艦也開始頻繁曝料,不出意外將在明年下半年的Mate 40系列上首發(fā)。

麒麟990 5G處理器采用了臺積電7nm EUV工藝,集成103億個晶體管,移動SoC中首次過百億,芯片面積為113.31平方毫米,算下來每平方毫米大約9090萬個晶體管。

華為下一代旗艦SoC據(jù)說會叫做麒麟1020,代號巴爾的摩(Baltimore),曝料稱相比于麒麟990性能可提升多達50%,主要原因是CPU架構(gòu)從A76跨代升級到A78,領(lǐng)先高通驍龍865、聯(lián)發(fā)科天璣1000里使用的A77,同時標(biāo)配集成5G基帶。

麒麟1020幾乎鎖定采用臺積電5nm工藝,晶體管密度自然將大大提升,最新消息稱每平方毫米有望達到1.713億個左右,對比麒麟990 5G增加了接近90%。

5nm將是臺積電的又一個重要工藝節(jié)點,使用第五代FinFET晶體管技術(shù),EUV極紫外光刻技術(shù)也擴展到10多個光刻層,并分為N5、N5P兩個版本,前者相比于N7 7nm工藝性能提升15%、功耗降低30%,后者在前者基礎(chǔ)上繼續(xù)性能提升7%、功耗降低15%。

臺積電目前正在試產(chǎn)5nm,測試芯片平均良品率高達80%,最高可超90%,預(yù)計在明年上半年投入大規(guī)模量產(chǎn)。

 

關(guān)鍵詞:

 

網(wǎng)站介紹  |  版權(quán)說明  |  聯(lián)系我們  |  網(wǎng)站地圖 

星際派備案號:京ICP備2022016840號-16 營業(yè)執(zhí)照公示信息版權(quán)所有 郵箱聯(lián)系:920 891 263@qq.com